Find Jobs
Hire Freelancers

MIPS Register File Design1

$250-750 USD

ปิดแล้ว
โพสต์ มากกว่า 9 ปีที่ผ่านมา

$250-750 USD

ชำระเงินเมื่อส่งงาน
in project 1, create separate VHDL files for the register, multiplexer, and decoder. Use also VHDL to instantiate them to build the register file. Instantiate the registers using a generate statement.
รหัสโปรเจกต์: 7044913

เกี่ยวกับโปรเจกต์

22 ข้อเสนอ
โปรเจกต์ระยะไกล
ใช้งานอยู่ 9 ปีที่ผ่านมา

กำลังมองหาการสร้างรายได้ใช่ไหม?

ประโยชน์ของการประมูลกับ Freelancer

กำหนดงบประมาณและกรอบเวลาของคุณ
รับเงินจากการงานของคุณ
อธิบายข้อเสนอของคุณในภาพรวม
ลงทะเบียนและเสนอราคาฟรี
22 ฟรีแลนซ์กำลังเสนอราคาโดยเฉลี่ย $313 USD สำหรับงานนี้
รูปอวาตาร์ของผู้ใช้
Dear sir I read the document and I can do it perfectly I have more than 7 years experience in digital design using vhdl please contact me
$250 USD ใน 1 วัน
5.0 (284 รีวิว)
7.5
7.5
รูปอวาตาร์ของผู้ใช้
Man! change the limits of you project! send me a message when you created the 111 USD project .
$250 USD ใน 0 วัน
5.0 (44 รีวิว)
5.8
5.8
รูปอวาตาร์ของผู้ใช้
hi I am having good experience in VHDL and Verilog , I can acomplish the task in few hours only. I can also give some more discount if you are intrested then please do let me know. Thanks Shobhit
$250 USD ใน 10 วัน
4.8 (17 รีวิว)
4.5
4.5
รูปอวาตาร์ของผู้ใช้
i have good experience working with MIPS single cycle and multi cycle processors,i am ready to complete the project
$263 USD ใน 10 วัน
5.0 (3 รีวิว)
4.1
4.1
รูปอวาตาร์ของผู้ใช้
Hi I have very good experience in Verilog/VHDL coding. I have the coding available ready. Please ping me once your available. -- Thanks and Reagards Raja
$278 USD ใน 6 วัน
4.7 (8 รีวิว)
3.9
3.9
รูปอวาตาร์ของผู้ใช้
A proposal has not yet been provided
$300 USD ใน 10 วัน
4.7 (4 รีวิว)
3.2
3.2
รูปอวาตาร์ของผู้ใช้
A proposal has not yet been provided
$250 USD ใน 3 วัน
4.2 (1 รีวิว)
2.1
2.1
รูปอวาตาร์ของผู้ใช้
A proposal has not yet been provided
$250 USD ใน 2 วัน
4.8 (2 รีวิว)
1.5
1.5
รูปอวาตาร์ของผู้ใช้
Experienced Digital Design Engineer working on complex FPGA designs including DSP applications, high speed component interfacing etc. First hand industry experience in developing : 1) Synthesizable VHDL designs. 2) Designs that satisfy all timing constraints if any (via ucf file). 3) Designs optimized for both speed and resource usage. 4) Test benches for easy verification using ISIM. 5) Synthesizable test benches that can also be tested on hardware. 6) Easy to read source code with sufficient comments.
$250 USD ใน 2 วัน
0.0 (0 รีวิว)
0.0
0.0
รูปอวาตาร์ของผู้ใช้
Propunerea nu a fost încă furnizată
$250 USD ใน 5 วัน
0.0 (0 รีวิว)
0.0
0.0
รูปอวาตาร์ของผู้ใช้
I have done a smilar project and this won't be though to do at all. It would also help me since I'm a master student in computer engineering field.
$250 USD ใน 4 วัน
0.0 (0 รีวิว)
0.0
0.0
รูปอวาตาร์ของผู้ใช้
i have more than 4 years of experience with vhdl so i believe that fit this project need. if you want you can check my profile and if you are interested srnd me pm to talk more
$833 USD ใน 20 วัน
0.0 (0 รีวิว)
0.0
0.0
รูปอวาตาร์ของผู้ใช้
Hello, I can help you with this proyect becose I have a lot of experience in digital design. Greetings, Gabriel
$277 USD ใน 5 วัน
0.0 (0 รีวิว)
0.0
0.0
รูปอวาตาร์ของผู้ใช้
Hello. My name is Milos Sapic and I am a Electronics engineer with experience in Digital desigen, i have experience with : Xilinx ISE, Active-HDL, Quartus II 13.0, Nios II 13.0, Qsys you can see in my portfolio. Please choose me and you will not regret and you will be satisfied with the speed and quality of work. I look forward to possible cooperation. Best regards Milos
$250 USD ใน 5 วัน
0.0 (0 รีวิว)
0.0
0.0
รูปอวาตาร์ของผู้ใช้
I will do it for you with a price of 50$. Let me do it. I have much experiences on this easy project. Contact me soon.
$250 USD ใน 0 วัน
0.0 (0 รีวิว)
0.0
0.0
รูปอวาตาร์ของผู้ใช้
Bis jetzt wurde noch kein Vorschlag eingegeben
$277 USD ใน 3 วัน
0.0 (0 รีวิว)
0.0
0.0
รูปอวาตาร์ของผู้ใช้
A proposal has not yet been provided
$666 USD ใน 6 วัน
0.0 (0 รีวิว)
0.0
0.0
รูปอวาตาร์ของผู้ใช้
Hi! I had experience in designing digital systems for dsp applications in fpga so i can do this well.
$250 USD ใน 10 วัน
0.0 (0 รีวิว)
0.0
0.0
รูปอวาตาร์ของผู้ใช้
i have read and understand your requirement************* kindly open chat to proceed it further************************
$465 USD ใน 3 วัน
0.0 (0 รีวิว)
0.0
0.0
รูปอวาตาร์ของผู้ใช้
I have been worked with vhdl more than 5 years, development of communications system, radar system, signal processing and others.
$250 USD ใน 5 วัน
0.0 (0 รีวิว)
0.0
0.0

เกี่ยวกับลูกค้า

ปักธงของ UNITED STATES
Sterling, United States
5.0
19
ยืนยันวิธีการชำระเงินแล้ว
เป็นสมาชิกตั้งแต่ ม.ค. 26, 2015

การยืนยันลูกค้า

ขอบคุณ! เราได้ส่งลิงก์สำหรับเครดิตฟรีให้คุณทางอีเมลแล้ว
เกิดข้อผิดพลาดขณะส่งอีเมลของคุณ กรุณาลองอีกครั้ง
โลโก้ Freelancer Thailand / ภาษาไทย ช่วยเหลือและสนับสนุน FreelancerประเภทโปรเจคการประกวดFreelancerองค์กรแพ็กเกจสมาชิกโครงการ Freelancer ชั้นแนวหน้าการจัดการโปรเจคงานในพื้นที่Photo Anywhereหน้าจัดแสดงผลงานAPI สำหรับนักพัฒนาได้รับการยืนยันDesktop App เกี่ยวกับเกี่ยวกับเราวิธีใช้งานความปลอดภัยนักลงทุนแผนผังเว็บไซต์เรื่องราวข่าวออกสื่อทีมรางวัลข่าวประชาสัมพันธ์ร่วมงานกับเรา ข้อกำหนดนโยบายความเป็นส่วนตัวข้อกำหนดและเงื่อนไขนโยบายลิขสิทธิ์ข้อพึงปฏิบัติค่าธรรมเนียมและค่าบริการหุ้นส่วนEscrow.comLoadshiftWarrior Forum แอปโลโก้ Apple App Store โลโก้ Google Play
ไม่สามารถคัดลอกไปยังคลิปบอร์ดได้ โปรดลองอีกครั้งหลังปรับเปลี่ยนการอนุญาต
คัดลอกไปยังคลิปบอร์ดแล้ว
ผู้ใช้ที่ลงทะเบียน งานที่มีการโพสต์ทั้งหมด
Freelancer ® is a registered Trademark of Freelancer Technology Pty Limited (ACN 142 189 759)
Copyright © 2024 Freelancer Technology Pty Limited (ACN 142 189 759)
กำลังโหลดตัวอย่าง
ได้รับอนุญาตสำหรับตำแหน่งทางภูมิศาสตร์
เซสชั่นการเข้าสู่ระบบของคุณหมดอายุและคุณได้ออกจากระบบแล้ว กรุณาเข้าสู่ระบบอีกครั้ง